愛媛大学図書館

比較研究RISCア-キテクチャ : 基礎から学ぶプロセッサ設計とVLSIチップの実例

Stephen B. Furber著 今井正治監訳. -- 日経BP社, 1992. <BB00104668>
登録タグ:
登録されているタグはありません
書誌URL:

所蔵一覧 1件~1件(全1件)

No. 巻号 所蔵館 配置場所 請求記号 資料ID 状態 返却予定日 予約
0001 中央館 研究室-工
548.2/FU 0111191141846 通常 0件
No. 0001
巻号
所蔵館 中央館
配置場所 研究室-工
請求記号 548.2/FU
資料ID 0111191141846
状態 通常
返却予定日
予約 0件

書誌詳細

標題および責任表示 比較研究RISCア-キテクチャ : 基礎から学ぶプロセッサ設計とVLSIチップの実例 / Stephen B. Furber著 今井正治監訳
ヒカク ケンキュウ RISC ア-キテクチャ : キソ カラ マナブ プロセッサ セッケイ ト VLSI チップ ノ ジツレイ
出版・頒布事項 東京 : 日経BP社 , 1992.1
形態事項 xi, 303p ; 27cm
巻号情報
ISBN 4822271358
その他の標題 原タイトル:VLSI RISC architecture and organization
VLSI RISC architecture and organization
学情ID BN07284987
本文言語コード 日本語
著者標目リンク Furber, Stephen B. (Stephen Bo), 1953-
Furber, Stephen B. (Stephen Bo), 1953-
著者標目リンク 今井, 正治
イマイ, マサハル
分類標目 NDC:548.2
分類標目 NDC:549.92
分類標目 NDC:007.6
件名標目等 電子計算機